Aytana desarrolla, implementa y fabrica soluciones y productos innovadores para las industrias de defensa, aeroespacial, del hidrógeno y para grandes instalaciones científicas. Buscamos incorporar a un / a Ingeniero / a de Diseño HDL (FPGA) Junior en nuestro Centro de Trabajo en Tenerife para el desarrollo de aplicaciones firmware para los sectores de Aeroespacio, Defensa y Grandes Instalaciones Científicas (GICs). Funciones y Responsabilidades : Participar en el desarrollo de sistemas digitales basados en FPGAs. Aplicar lenguajes de descripción de hardware (VHDL, Verilog). Apoyar en tareas de simulación, verificación y documentación de diseños digitales. Colaborar en proyectos de diseño para FPGAs en aplicaciones de alto valor tecnológico. Participar en revisiones de diseño y análisis de confiabilidad para entornos extremos. Colaborar con equipos de verificación, software embebido y sistemas para el cumplimiento y trazabilidad de requisitos. Contribuir al mantenimiento y mejora de módulos HDL existentes. Requisitos : Título en Ingeniería Electrónica, Telecomunicaciones o Mecatrónica. Conocimientos de lógica digital y arquitectura de sistemas digitales. Conocimiento de protocolos de comunicación (SPI, UART, I2 C...). Familiaridad con entornos de simulación y síntesis. Inglés técnico (lectura y escritura). Se valorará conocimientos de : Desarrollo y validación de HW (ej. JTAG). Conocimientos de procesado de imágenes en tiempo real. Programación de microcontroladores (ej. ST, Microchip, NXP). Otros entornos de desarrollo y lenguajes de scripting (ej. Phyton, TCL, UML) Uso de repositorios (ej. GIT, Subversion). Uso de SW de gestión (ej. Jira).
Junior • Santa Cruz de Tenerife, Canarias, España